Synopsys提供的该解决方案实现了UPF 3.0系统级IP功耗模型的有效重用,以支持对SoC架构进行功耗和性能的早期分析。
美国加利福尼亚州,山景城—2016年1月31日
亮点:
· 全新的IEEE 1801-2015 统一功耗格式(Unified Power Format, UPF)3.0标准实现了可互操作的系统级IP功耗模型的创建和重用
· 支持IEEE 1801-2015 UPF 3.0的Platform Architect在无需修改现有架构性能模型下实现更多的功耗分析
· 可对多核系统的运行情况、性能和功耗进行统一观察,使设计人员在开发周期的前几个月就能够了解电源管理如何去影响系统性能
· 具有多核优化技术的Platform Architect软件加快了功耗感知架构设计,以降低过度设计和/或不足设计存在的风险
新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:其带有多核优化(Multicore Optimization,MCO)功能的Platform Architect™虚拟原型解决方案率先支持全新的IEEE 1801-2015统一功耗格式(Unified Power Format, UPF)3.0系统级IP功耗建模标准。全新的IEEE 1801-2015 UPF标准实现了互操作型IP功耗模型的高效创建和重用,以支持在早期就对多核SoC架构进行功耗和性能分析。再结合Platform Architect MCO对IEEE 1666-2011 SystemC事务级建模(TLM)的原生支持和Synopsys的Fast Timed(FT)模型库,架构师可以对系统的运行情况、性能和功耗进行统一观察,从而在开发周期的前几个月就可以加速多核SoC的功耗感知架构设计。
“作为Platform Architect MCO的用户,以及一家高性能、低功耗存储技术的全球性供应商,Micron明白早期的系统级分析对于成功设计节能性SoC和电子产品至关重要,”Micron生态系统实现总监Bill Randolph说道。“Synopsys的架构设计解决方案使我们的客户能够在开发周期的前期就去优化和集成SoC存储子系统,这有助于加速新技术的采用,比如我们新一代的DDR4/LPDDR4设计。”
一个系统级IP功耗模型就是一个元器件功耗行为的抽象描述,它可以提供一套描述元器件各种功耗状态的规格,并针对每种状态提供相关的功耗数据。这些抽象的功耗模型实现了系统级功耗预算的早期分析,并且在获得更多具体的实现信息后可提升精确度。为了了解电源管理对系统性能的影响,架构师和系统设计人员必须利用芯片实际工作场景的仿真数据同时分析功耗。Platform Architect MCO与其Fast Timed功耗感知架构模型库提供了这种统一观察平台,它基于快速仿真、定量分析结果以及无需更改即可增加功耗模型的能力。同时,这在完整的RTL系统可提供之前的几个月内,就实现了对动态电压频率调整(DVFS)电源管理策略进行高效优化,以及对SoC的电源域进行分区。
“开发多核SoC的架构团队必须尽早发现功耗和性能问题,以避免不足设计和过度设计,”Synopsys IP和原型营销副总裁John Koeter表示。“Synopsys领先的Platform Architect MCO工具现在就可为基于全新IEEE-1801标准的系统级IP功耗模型提供支持,并支持架构师和系统设计人员去定义可提供最佳能效的系统。”
供货和资源
Synopsys的Platform Architect MCO现在可支持IEEE 1801-2015 UPF 3.0系统级功耗建模格式。
关于Synopsys
新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)是各家创新公司在从芯片(Silicon)到软件(Software™)等多个领域内的合作伙伴,这些公司开发了我们每天所依赖的电子产品和软件应用。作为世界第16大软件公司,Synopsys长期以来一直是电子设计自动化(EDA)和半导体IP领域内的全球领导者,其在软件质量和安全解决方案领域的领导力也正在提升。无论您是创造先进半导体产品的SoC设计人员,还是编写需要最高质量和安全性的应用软件开发人员,Synopsys都有开发各种创新的、高质量的和安全的产品而需要的解决方案。
(转载)